Малоизвестная в инженерно-технических кругах математическая комбинаторная конструкция симметричных уравновешенных блок-схем содержит большие возможности для проектирования отказоустойчивых неоднородных кластеров и локальных сетей для сбора информации и управления. При надлежащей интерпретации, блок-схемы можно рассматривать как квазиполный граф, вершины которого соединены не по принципу ”точка-точка”, а через достаточно простой переключатель, практически не вносящий дополнительной задержки при прохождении сигналов. При этом число каналов связи и портов n-узловой (n-абонентной) сети уменьшается в корень из n раз по сравнению с полнодоступным графом.